DC-DC|설계편
스위칭 노드의 링잉 (ringing)
2020.01.08
키 포인트
・실제의 프린트 기판에는, 회로도에 나타나지 않는 기생 용량 및 인덕턴스가 존재한다.
・기생 성분으로 인해, 링잉 등 문제의 원인이 되는 현상이 발생한다.
・기판 레이아웃에서는 이러한 부분을 염두에 두고, 최적의 레이아웃을 작성한다.
DC-DC 컨버터의 기판 레이아웃을 검토하기 전에, 실제로 프린트 기판에는 기생 용량 및 인덕턴스가 존재한다는 사실을 이해해야 합니다. 이로 인한 영향은 생각보다 큽니다. 회로에는 문제가 없지만 레이아웃으로 인해 정상적으로 동작하지 않는 경우가 있으며, 이러한 경우는 대부분 기생 용량 및 인덕턴스에 대한 고려가 부족하기 때문입니다. 이번 편에서는 「스위칭 노드의 링잉 (ringing)」에 대해, 그 요인을 검증해 보겠습니다. 실제로 배선 패턴을 작성할 때에는, 기생 성분 등에 대한 대책이 곳곳에서 필요하게 됩니다.
이번 테마에서는 하기 사항에 대해 차례대로 설명하고 있습니다. 각 항목을 이해하기 위해서는 전후의 항목의 내용도 참조해야 합니다.
실제의 회로 모델과 스위칭 노드의 링잉
하기 그림은, 동기정류 타입의 강압 DC-DC 컨버터 회로에 대해, 기생 용량 및 인덕턴스를 나타낸 것입니다. 청색의 C와 L이 이에 해당합니다. 실제 회로에는 프린트 기판의 기생 용량 및 인덕턴스가 존재하여, 스위치 ON / OFF 시에 그림과 같은 고주파의 링잉이 발생합니다.

프린트 배선의 인덕턴스는 1mm 당 1nH 정도입니다. 즉, 배선이 불필요하게 길면 배선 인덕턴스가 높아집니다. 또한, 스위칭용 MOSFET의 Rise time (tr) 및 Fall time (tf)은 일반적으로 수 ns입니다. 기생 성분으로 인해 발생하는 전압과 전류는 하기 식으로 계산할 수 있습니다.

참고로, 10nH는 약 10mm입니다. 짧은 거리처럼 느껴지지만, 전류가 클 경우 큰 전압이 발생한다는 것을 알 수 있습니다.

또한, 식에서 MOSFET의 tr과 tf가 짧으면 전류, 전압 모두 커집니다. tr과 tf가 고속이면 천이 손실 (Transition Loss)이 줄어 효율을 향상시킬 수 있지만, 링잉 발생에 대해서는 민감해집니다.
링잉의 주파수 대역은 f=1/시간으로 계산할 수 있습니다. tr과 tf가 5ns일 경우 주기는 10ns이므로, 주파수 대역은 100MHz가 됩니다. 일반적인 스위칭 주파수는 500kHz~1MHz가 많으므로, 그 100~200배인 고주파가 발생한 것입니다.
그럼, 이 회로 모델의 기생 성분으로 인해, 어떤 전류가 흐르는지에 대해 설명하겠습니다. 하기 그림은 High-side MOSFET ON 시입니다. 기생 용량 C2가 충전되고, 기생 인덕턴스 L1~L5에 에너지가 축적되어, 스위칭 노드의 전압이 VIN과 같아질 때 L1~L5에 축적된 에너지가 C2와 공진을 일으켜, 큰 링잉이 발생합니다.

다음 그림은, High-side MOSFET OFF 시입니다. 마찬가지로 기생 용량 C2가 충전되고, 기생 인덕턴스 L1~L5에 에너지가 축적되어, 스위칭 노드의 전압이 거의 GND 레벨에 가까워지면, L1~L5에 축적된 에너지가 C1과 공진을 일으켜, 큰 링잉이 발생합니다. 기생 인덕턴스에 축적된 에너지와 공진 주파수는 하기 오른쪽 식으로 계산할 수 있습니다.

인덕턴스 L4는 CBYPASS의 특성에 따라 결정됩니다. 또한, L3과 L5는 기판 레이아웃에 따라 크게 달라집니다. 이 회로는 스위칭 트랜지스터가 외장일 때의 예이며, 스위칭 트랜지스터가 내장된 IC를 사용하는 경우에는 L1, L2, C2는 그 IC에 의존하여 기판 레이아웃과는 관계없이 고정치가 됩니다.
이와 같이 실제의 프린트 기판에는, 회로도에 없는 성분이 존재합니다. 따라서 스위칭 노드의 경우, 레이아웃이 적합하지 않으면 스위칭에 따라 큰 링잉이 발생하여, 정상 동작하지 않거나 노이즈가 많이 발생하는 등의 원인이 되는 경우가 있습니다. 기판 레이아웃 시 자주 언급되는 「배선은 짧게」의 이유에 대해서 이해가 가셨으리라 생각됩니다. 다음 편에서는 구체적인 배치 및 배선 작성 방법에 대해 설명하겠습니다.
【자료 다운로드】 강압 DC-DC 컨버터 기판 레이아웃의 기초와 사례
강압 DC-DC 컨버터의 기판 레이아웃 기초와 사례에 대해 게재한 자료입니다. 스위칭 방식 DC-DC 컨버터의 안정성에도 크게 영향을 미치는 기판 레이아웃의 개념과 주의점에 대해 설명하였습니다.
DC-DC
기초편
설계편
- DC-DC 컨버터의 인덕터와 콘덴서 선정 개요
- DC-DC 컨버터의 기판 레이아웃 개요
- PCB Layout of a Step-Up DC-DC Converter – Introduction
평가편
- 스위칭 레귤레이터의 특성과 평가 방법 개요
- 전원 IC의 데이터시트 구성 : 표지, 블록도, 절대 최대 정격과 권장 동작 조건
- 스위칭 레귤레이터의 평가 : 출력전압
-
손실의 검토
- 정의와 발열
- 동기정류 강압 컨버터의 손실
- 동기정류 강압 컨버터의 도통 손실
- 동기정류 강압 컨버터의 스위칭 손실
- 동기정류 강압 컨버터의 데드 타임 손실
- 동기정류 강압 컨버터의 제어 IC 소비전력 손실
- 동기정류 강압 컨버터의 게이트 차지 손실
- 인덕터의 DCR로 인한 도통 손실
- 손실의 간이 계산 방법
- 전원 IC의 전력 손실 계산 예
- 패키지 선정 시의 열 계산 예 1
- 패키지 선정 시의 열 계산 예 2
- 손실 요인
- 스위칭 주파수를 높여 소형화를 검토할 때의 주의점
- 입력전압이 높은 어플리케이션을 검토할 때의 주의점
- 출력전류가 큰 어플리케이션을 검토할 때의 주의점 1
- 출력전류가 큰 어플리케이션을 검토할 때의 주의점 2
- 정리
응용편
- LDO 리니어 레귤레이터의 병렬 접속이란?
- 리니어 레귤레이터의 간이적인 안정성 최적화 방법 : 서론
-
범용 전원 IC로 전원 시퀀스를 실현하는 회로
- 전원 시퀀스 사양 ① : 전원 시퀀스 사양 및 제어 블록도
- 전원 시퀀스 사양 ① : 전원 투입 시의 시퀀스 동작
- 전원 시퀀스 사양 ① : 전원 차단 시의 시퀀스 동작
- 전원 시퀀스 사양 ① : 실제의 동작 예
- 전원 시퀀스 사양 ① : 회로와 정수 계산 예
- 전원 시퀀스 사양 ② : 전원 시퀀스 사양 및 제어 블록도
- 전원 시퀀스 사양 ② : 전원 투입 시의 시퀀스 동작
- 전원 시퀀스 사양 ② : 전원 차단 시의 시퀀스 동작
- 전원 시퀀스 사양 ② : 회로와 정수 계산 예
- 전원 시퀀스 사양 ② : 실제의 동작 예
- 범용 전원 IC로 전원 시퀀스를 실현하는 회로 : 정리
제품 정보